這個問題應該怎麼說呢,通俗的來講觸發器也是由“邏輯閘”和導線組成的,其實觸發器完完全全可以看成是一個組合邏輯電路,只不過邏輯電路的輸入訊號變成了激勵,比如說J-K觸發器的JK端。當JK出現不同組合的時候這個邏輯電路就會輸出不同的邏輯值,只要JK激勵不再發生變化那麼這個邏輯電路的輸出也是不會變的,而這個輸出便是課本中所說的“儲存的資訊”。
要想知道為什麼觸發器可以組成時序電路,還得從時序電路的定義說起,時序電路和組合電路唯一的區別就是時序電路的輸出函式不僅與輸入有關,而且與前一“狀態”也是有關的,這個“狀態”可以說就是觸發器所儲存的資訊,這麼說你可能聽的不是很明白,我來給你舉個例子吧,比如說最簡單的組合邏輯電路實現“F=X1+X2”這個功能,我們只需要一個“或門”,只要當X1X2=00時,F一定等於0,而時序電路是什麼呢?計數器便是時序電路的最好的一個例子,拿模5計數器來說明,假設輸入訊號為x,每當x=1時計數器便記一個數,當x=0時計數器不工作,這樣很容易的就可以看出外部輸入對計數器是有影響的,但是隻有外部輸入還不足以完成計數的功能,假如前面已經記了3個數,現在x又等於了1,那麼很顯然要變化到4個數的狀態,但是如果你不知道前面記了幾個數的話那麼下一個狀態你就不知道要變成幾,因此我們說時序電路與前一個“狀態”也是有關的,而觸發器便是一種記錄這個“狀態”的器件,因此我們說觸發器可以組成時序邏輯電路。
這個問題應該怎麼說呢,通俗的來講觸發器也是由“邏輯閘”和導線組成的,其實觸發器完完全全可以看成是一個組合邏輯電路,只不過邏輯電路的輸入訊號變成了激勵,比如說J-K觸發器的JK端。當JK出現不同組合的時候這個邏輯電路就會輸出不同的邏輯值,只要JK激勵不再發生變化那麼這個邏輯電路的輸出也是不會變的,而這個輸出便是課本中所說的“儲存的資訊”。
要想知道為什麼觸發器可以組成時序電路,還得從時序電路的定義說起,時序電路和組合電路唯一的區別就是時序電路的輸出函式不僅與輸入有關,而且與前一“狀態”也是有關的,這個“狀態”可以說就是觸發器所儲存的資訊,這麼說你可能聽的不是很明白,我來給你舉個例子吧,比如說最簡單的組合邏輯電路實現“F=X1+X2”這個功能,我們只需要一個“或門”,只要當X1X2=00時,F一定等於0,而時序電路是什麼呢?計數器便是時序電路的最好的一個例子,拿模5計數器來說明,假設輸入訊號為x,每當x=1時計數器便記一個數,當x=0時計數器不工作,這樣很容易的就可以看出外部輸入對計數器是有影響的,但是隻有外部輸入還不足以完成計數的功能,假如前面已經記了3個數,現在x又等於了1,那麼很顯然要變化到4個數的狀態,但是如果你不知道前面記了幾個數的話那麼下一個狀態你就不知道要變成幾,因此我們說時序電路與前一個“狀態”也是有關的,而觸發器便是一種記錄這個“狀態”的器件,因此我們說觸發器可以組成時序邏輯電路。