回覆列表
  • 1 # 藍風24

    硬體描述語言HDL(Hardware Description Language)是一種用形式化的方法來描述數位電路和系統的語言。數位電路系統的設計者利用這種語言可以從上層到下層(從抽象到具體),逐層描述自己的設計思想,用一系列分層次的模組來表示極為複雜的數字系統。然後利用EDA工具逐層進行模擬驗證,再把其中需要變成具體物理電路的模組組合經由自動綜合工具轉換成門級電路網表。接下來用專用積體電路(ASIC)或現場可程式設計門陣列(FPGA)自動佈局佈線工具把網錶轉換成具體的電路佈線結構。

    硬體描述語言的發展至今已經有20多年的歷史。現在主要的語言VHDL(Very High Speed Integerated Hardware Description Language)和Verilog HDL(Verilog Hardware Description Language)適應了歷史發展的趨勢和要求,先後成為IEEE標準。

    由我看來,語言的出現就是用語言描述替代圖形化(元件拼湊)設計,把我們要實現的功能和思想用語言的形式寫出來,轉換成實際電路的工作就交給EDA工具去做,從而簡化了我們設計的工作,節約了開發的時間。也可以這麼說,對於硬體不是特別明白的人也不必要去了解過多的關於電路的東西就可以開始做開發,對於科研人員可能更為有用。

  • 中秋節和大豐收的關聯?
  • 怎麼設定雙線雙路由多連線?