PCIe 3.0 標準的釋出,可以說是近十年計算機硬體發展史上的一個重要里程碑。不過今年晚些時候,AMD 將在新一代銳龍(Ryzen)處理器釋出的同時,帶來對頻寬翻倍的 PCIe 4.0 匯流排的支援。
在功能的劃分上,多代標準將和諧共存一段時間 —— 比如顯示卡可享受到 PCIe 4.0 通道帶來的巨大效能提升,PCIe 可用於入門級主機板(或較慢的儲存裝置),並且保持對 PCIe 2.0 等舊裝置的相容。
(新一代銳龍處理器沿用 AM4 介面,可搭配當前的 X470 主機板提供一條 PCIe 4.0 X16)
值得一提的是,在支援 PCIe 4.0 標準的 AMD 新一代銳龍處理器和晶片組(主機板)首發的同時,速度再次翻倍的 PCIe 5.0 新標準,也將在今年晚些時候正式敲定。
除了頻寬,PCIe 4.0 還將解決通道分配上的一些問題。畢竟 CPU 需要 X16 的通道,NVMe SSD 也需要 X4 的通道,才能發揮最佳的效能。
目前的消費級主機板,普遍只提供了 20 到 24 個左右的 PCIe 通道,這顯然會造成一定的瓶頸。而隨著 PCIe 4.0 的到來,它可將每個裝置的頻寬加倍(將所需通道數減半)。
在 CES 2019 上,群聯展示了其首款 PCIe 4.0 SSD,實現了令人印象深刻的 4.1GB/s 讀取和 4.3GB/s 的寫入速度。
若升級至東芝最新的 BiCS 4 快閃記憶體,還可進一步飆升至 4.8GB/s 的讀取速度。
即便 7nm 銳龍處理器沒有在其它方面取得巨大的提升,對 PCIe 4.0 的支援,也將讓消費者獲得巨大的益處。(相比之下,英特爾家就沒有那麼厚道了)
AMD 希望 PCIe 4.0 儲存裝置可與 Ryzen 3000 系列 CPU 同時釋出,並且已經推出了專注於深度學習的 PCIe 4.0 顯示卡。
一個猜測是,即將推出的 Navi GPU,很極有可能支援 PCIe 4.0 。
(PCIe 4.0 儲存裝置的效能很值得期待)
據悉,當前 PCIe 5.0 規範已達成 0.9 版本,意味著它正處於測試的後期階段。除了將傳輸速率翻倍,PCIe 5.0 只是稍微改進了一些電氣標準,且會沿用 3.0 時代的 128b / 130b 編碼。
儘管消費類顯示卡的頻寬已經超過了 PCIe 3.0 所需的頻寬,但對於伺服器領域來說,瓶頸就更加明顯了。
深度學習或科學模擬等高功率工作負載,需要多路 GPU 並行、實現快速的相互通訊。而這,正式 PCIe 5.0 可以帶來徹底改變的地方。
此外,支援 PCIe 5.0 的儲存裝置,還有助於 Web 伺服器更快地訪問資料。
在標準制定方(PCI SIG)的指導下,硬體行業正在對各種 PCIe 5.0 裝置展開深入研發。預計今年晚些時候,PCIe 5.0 標準會在伺服器市場首次亮相。
PCIe 3.0 標準的釋出,可以說是近十年計算機硬體發展史上的一個重要里程碑。不過今年晚些時候,AMD 將在新一代銳龍(Ryzen)處理器釋出的同時,帶來對頻寬翻倍的 PCIe 4.0 匯流排的支援。
在功能的劃分上,多代標準將和諧共存一段時間 —— 比如顯示卡可享受到 PCIe 4.0 通道帶來的巨大效能提升,PCIe 可用於入門級主機板(或較慢的儲存裝置),並且保持對 PCIe 2.0 等舊裝置的相容。
(新一代銳龍處理器沿用 AM4 介面,可搭配當前的 X470 主機板提供一條 PCIe 4.0 X16)
值得一提的是,在支援 PCIe 4.0 標準的 AMD 新一代銳龍處理器和晶片組(主機板)首發的同時,速度再次翻倍的 PCIe 5.0 新標準,也將在今年晚些時候正式敲定。
除了頻寬,PCIe 4.0 還將解決通道分配上的一些問題。畢竟 CPU 需要 X16 的通道,NVMe SSD 也需要 X4 的通道,才能發揮最佳的效能。
目前的消費級主機板,普遍只提供了 20 到 24 個左右的 PCIe 通道,這顯然會造成一定的瓶頸。而隨著 PCIe 4.0 的到來,它可將每個裝置的頻寬加倍(將所需通道數減半)。
在 CES 2019 上,群聯展示了其首款 PCIe 4.0 SSD,實現了令人印象深刻的 4.1GB/s 讀取和 4.3GB/s 的寫入速度。
若升級至東芝最新的 BiCS 4 快閃記憶體,還可進一步飆升至 4.8GB/s 的讀取速度。
即便 7nm 銳龍處理器沒有在其它方面取得巨大的提升,對 PCIe 4.0 的支援,也將讓消費者獲得巨大的益處。(相比之下,英特爾家就沒有那麼厚道了)
AMD 希望 PCIe 4.0 儲存裝置可與 Ryzen 3000 系列 CPU 同時釋出,並且已經推出了專注於深度學習的 PCIe 4.0 顯示卡。
一個猜測是,即將推出的 Navi GPU,很極有可能支援 PCIe 4.0 。
(PCIe 4.0 儲存裝置的效能很值得期待)
據悉,當前 PCIe 5.0 規範已達成 0.9 版本,意味著它正處於測試的後期階段。除了將傳輸速率翻倍,PCIe 5.0 只是稍微改進了一些電氣標準,且會沿用 3.0 時代的 128b / 130b 編碼。
儘管消費類顯示卡的頻寬已經超過了 PCIe 3.0 所需的頻寬,但對於伺服器領域來說,瓶頸就更加明顯了。
深度學習或科學模擬等高功率工作負載,需要多路 GPU 並行、實現快速的相互通訊。而這,正式 PCIe 5.0 可以帶來徹底改變的地方。
此外,支援 PCIe 5.0 的儲存裝置,還有助於 Web 伺服器更快地訪問資料。
在標準制定方(PCI SIG)的指導下,硬體行業正在對各種 PCIe 5.0 裝置展開深入研發。預計今年晚些時候,PCIe 5.0 標準會在伺服器市場首次亮相。