在本屆臺北電腦展(Computex 2019)上,祥碩(ASMedia)展示了自家最新研發的 ASM3242 USB 3.2 2x2 控制器,預計可在未來幾月內提供給主機板製造商。
(題圖 via AnandTech)
祥碩表示,該晶片完全由其自主設計,內建專屬的物理層協議(PHY)和控制邏輯(Control Logic)。
與舊標準相比,USB 3.2 可使用兩組高速(High-Speed)USB Type-C 傳送 / 接收(Tx / Rx)通道來實現 20Gbps 的最大資料吞吐量。
此外,Type-C 型線纜支援各種替代模式(Alt Modes),同時相容前述的 USB 3.1 物理層資料傳輸速率和編碼技術。
祥碩表示,在 USB 3.2 2x2 正式版規範敲定兩年後,它將於今年 8 月開始向感興趣的各方大規模出貨 ASM3242 晶片,預計首批搭載該控制器的 PC 產品會在今年秋季到來。
至於新一代的 USB4 技術規範,目前仍處於早期發展階段(版本號為 0.96)。如果一切順利,其有望在今夏晚些時候到來。
在這之後,控制器開發者將需要至少 18 個月的時間來設計何時的晶片方案、並將其推向市場(預計支援 USB4 的 PC 要等到 1.5 至 2 年後上市)。
在本屆臺北電腦展(Computex 2019)上,祥碩(ASMedia)展示了自家最新研發的 ASM3242 USB 3.2 2x2 控制器,預計可在未來幾月內提供給主機板製造商。
據悉,ASM3242 晶片採用了 PCIe 3.0 x4 介面,以確保能夠為外部裝置提供最大的頻寬,標準理論值為 20Gb/s 。(題圖 via AnandTech)
祥碩表示,該晶片完全由其自主設計,內建專屬的物理層協議(PHY)和控制邏輯(Control Logic)。
與舊標準相比,USB 3.2 可使用兩組高速(High-Speed)USB Type-C 傳送 / 接收(Tx / Rx)通道來實現 20Gbps 的最大資料吞吐量。
此外,Type-C 型線纜支援各種替代模式(Alt Modes),同時相容前述的 USB 3.1 物理層資料傳輸速率和編碼技術。
祥碩表示,在 USB 3.2 2x2 正式版規範敲定兩年後,它將於今年 8 月開始向感興趣的各方大規模出貨 ASM3242 晶片,預計首批搭載該控制器的 PC 產品會在今年秋季到來。
至於新一代的 USB4 技術規範,目前仍處於早期發展階段(版本號為 0.96)。如果一切順利,其有望在今夏晚些時候到來。
在這之後,控制器開發者將需要至少 18 個月的時間來設計何時的晶片方案、並將其推向市場(預計支援 USB4 的 PC 要等到 1.5 至 2 年後上市)。