邏輯電路是一種離散訊號的傳遞和處理,以二進位制為原理、實現數字訊號邏輯運算和操作的電路。分組合邏輯電路和時序邏輯電路。前者由最基本的“與門”電路、“或門”電路和“非門”電路組成,其輸出值僅依賴於其輸入變數的當前值,與輸入變數的過去值無關—即不具記憶和儲存功能;後者也由上述基本邏輯閘電路組成,但存在反饋迴路—它的輸出值不僅依賴於輸入變數的當前值,也依賴於輸入變數的過去值。由於只分高、低電平,抗干擾力強,精度和保密性佳。廣泛應用於計算機、數字控制、通訊、自動化和儀表等方面。最基本的有與電路、或電路和非電路。
邏輯電路是指完成邏輯運算的電路。這種電路,一般有若干個輸入端和一個 或幾個輸出端,當輸入訊號之間滿足某一特定邏輯關係時,電路就開通,有輸 出;否則,電路就關閉,無輸出。所以,這種電路又叫邏輯閘電路,簡稱閘電路。[1]
主要包括內容有數位電子技術(幾種邏輯電路)、閘電路基礎(半導體特性,分立元件、TTL積體電路CMOS整合閘電路)、組合邏輯電路(加法器、編碼器、譯碼器等整合邏輯功能)時序邏輯電路(計數器、暫存器)以及數模和模數轉換。
簡單的邏輯電路通常是由閘電路構成,也可以用三極體來製作,例如,一個NPN三極體的集電極和另一個NPN三極體的發射極連線,這就可以看作是一個簡單的與閘電路,即:當兩個三極體的基極都接高電平的時候,電路導通,而只要有一個不接高電平,電路就不導通。
常見的閘電路如下所示:
非門:利用內部結構,使輸入的電平變成相反的電平,高電平(1)變低電平(0),低電平(0)變高電
平(1)。
與門:利用內部結構,使輸入兩個高電平(1),輸出高電平(1),不滿足有兩個高電平(1)則輸出低電平(0)。
或門:利用內部結構,使輸入至少一個輸入高電平(1),輸出高電平(1),不滿足有兩個低電(0)輸出高電平(1)。
異或門:當輸入端同時處於低電平(0)或高電平(1)時,輸出端輸出低電平(0),當輸入端一個為高電平(1),另一個為低電平時(0),輸出端輸出高電平(1)。
同或門:當輸入端同時輸入低電平(0)或高電平(1)時,輸出端輸出高電平(1),當輸入端一個為高電平(1),另一個為低電平時(0),輸出端輸出低電平(0)。
希望我能幫助你解疑釋惑。
邏輯電路是一種離散訊號的傳遞和處理,以二進位制為原理、實現數字訊號邏輯運算和操作的電路。分組合邏輯電路和時序邏輯電路。前者由最基本的“與門”電路、“或門”電路和“非門”電路組成,其輸出值僅依賴於其輸入變數的當前值,與輸入變數的過去值無關—即不具記憶和儲存功能;後者也由上述基本邏輯閘電路組成,但存在反饋迴路—它的輸出值不僅依賴於輸入變數的當前值,也依賴於輸入變數的過去值。由於只分高、低電平,抗干擾力強,精度和保密性佳。廣泛應用於計算機、數字控制、通訊、自動化和儀表等方面。最基本的有與電路、或電路和非電路。
邏輯電路是指完成邏輯運算的電路。這種電路,一般有若干個輸入端和一個 或幾個輸出端,當輸入訊號之間滿足某一特定邏輯關係時,電路就開通,有輸 出;否則,電路就關閉,無輸出。所以,這種電路又叫邏輯閘電路,簡稱閘電路。[1]
主要包括內容有數位電子技術(幾種邏輯電路)、閘電路基礎(半導體特性,分立元件、TTL積體電路CMOS整合閘電路)、組合邏輯電路(加法器、編碼器、譯碼器等整合邏輯功能)時序邏輯電路(計數器、暫存器)以及數模和模數轉換。
簡單的邏輯電路通常是由閘電路構成,也可以用三極體來製作,例如,一個NPN三極體的集電極和另一個NPN三極體的發射極連線,這就可以看作是一個簡單的與閘電路,即:當兩個三極體的基極都接高電平的時候,電路導通,而只要有一個不接高電平,電路就不導通。
常見的閘電路如下所示:
非門:利用內部結構,使輸入的電平變成相反的電平,高電平(1)變低電平(0),低電平(0)變高電
平(1)。
與門:利用內部結構,使輸入兩個高電平(1),輸出高電平(1),不滿足有兩個高電平(1)則輸出低電平(0)。
或門:利用內部結構,使輸入至少一個輸入高電平(1),輸出高電平(1),不滿足有兩個低電(0)輸出高電平(1)。
異或門:當輸入端同時處於低電平(0)或高電平(1)時,輸出端輸出低電平(0),當輸入端一個為高電平(1),另一個為低電平時(0),輸出端輸出高電平(1)。
同或門:當輸入端同時輸入低電平(0)或高電平(1)時,輸出端輸出高電平(1),當輸入端一個為高電平(1),另一個為低電平時(0),輸出端輸出低電平(0)。
希望我能幫助你解疑釋惑。