資料匯流排(1) 是CPU與記憶體或其他器件之間的資料傳送的通道。(2)資料匯流排的寬度決定了CPU和外界的資料傳送速度。(3)每條傳輸線一次只能傳輸1位二進位制資料。eg: 8根資料線一次可傳送一個8位二進位制資料(即一個位元組)。(4)資料匯流排是資料線數量之和。地址匯流排(1)CPU是透過地址匯流排來指定儲存單元的。(2)地址匯流排決定了cpu所能訪問的最大記憶體空間的大小。eg: 10根地址線能訪問的最大的記憶體為1024位二進位制資料(1024個記憶體單元)(1B)(3)地址匯流排是地址線數量之和。控制匯流排(2)控制匯流排的寬度決定了CPU對外部器件的控制能力。(3)控制匯流排是控制線數量之和。擴充套件資料:由於匯流排是連線各個部件的一組訊號線。透過訊號線上的訊號表示資訊,透過約定不同訊號的先後次序即可約定操作如何實現。匯流排的特性如下(1)物理特性:物理特性又稱為機械特性,指總線上部件在物理連線時表現出的一些特性,如插頭與插座的幾何尺寸、形狀、引腳個數及排列順序等。通常資料訊號和地址訊號定義高電平為邏輯1、低電平為邏輯0,控制訊號則沒有俗成的約定,如WE表示低電平有效、Ready表示高電平有效。不同匯流排高電平、低電平的電平範圍也無統一的規定,通常與TTL是相符的。而匯流排的這些標準化的連線形式及操作方式,統稱為匯流排標準。如ISA、PCI、USB匯流排標準等,相應的,採用這些標準的匯流排為ISA匯流排、PCI匯流排、USB匯流排等。
資料匯流排(1) 是CPU與記憶體或其他器件之間的資料傳送的通道。(2)資料匯流排的寬度決定了CPU和外界的資料傳送速度。(3)每條傳輸線一次只能傳輸1位二進位制資料。eg: 8根資料線一次可傳送一個8位二進位制資料(即一個位元組)。(4)資料匯流排是資料線數量之和。地址匯流排(1)CPU是透過地址匯流排來指定儲存單元的。(2)地址匯流排決定了cpu所能訪問的最大記憶體空間的大小。eg: 10根地址線能訪問的最大的記憶體為1024位二進位制資料(1024個記憶體單元)(1B)(3)地址匯流排是地址線數量之和。控制匯流排(2)控制匯流排的寬度決定了CPU對外部器件的控制能力。(3)控制匯流排是控制線數量之和。擴充套件資料:由於匯流排是連線各個部件的一組訊號線。透過訊號線上的訊號表示資訊,透過約定不同訊號的先後次序即可約定操作如何實現。匯流排的特性如下(1)物理特性:物理特性又稱為機械特性,指總線上部件在物理連線時表現出的一些特性,如插頭與插座的幾何尺寸、形狀、引腳個數及排列順序等。通常資料訊號和地址訊號定義高電平為邏輯1、低電平為邏輯0,控制訊號則沒有俗成的約定,如WE表示低電平有效、Ready表示高電平有效。不同匯流排高電平、低電平的電平範圍也無統一的規定,通常與TTL是相符的。而匯流排的這些標準化的連線形式及操作方式,統稱為匯流排標準。如ISA、PCI、USB匯流排標準等,相應的,採用這些標準的匯流排為ISA匯流排、PCI匯流排、USB匯流排等。