回覆列表
  • 1 # cnBeta

    在本週於舊金山舉行的國際固態電路會議(ISSCC)上,英特爾攜手 QuTech 宣佈了面向量子計算的 Horse Ridge 低溫控制晶片。

    作為代爾夫特理工大學(TUDelft)與荷蘭應用科學研究組織 TNO 的一項合作,QuTech 旨在加速全棧量子計算系統的研發。

    首次公開的 Horse Ridge 技術設計,標誌著商業上可行的量子計算發展的一個里程碑。

    【英特爾實驗室首席工程師 Stefano Pellerano 展示 Horse Ridge 晶片。圖自:Intel,via Venture Beat】

    英特爾實驗室與 QuTech 研究人員在論文中概述了新型低溫量子控制晶片的技術功能。

    為在低溫下良好執行,其特別設計了可擴充套件的片上系統(SoC),從而簡化擴充套件和執行大型量子計算系統所需的控制電子器件及互連。

    據悉,Horse Ridge 解決了構建足以證明量子實用性的量子系統的基本挑戰 —— 可擴充套件性、靈活性、以及保真度。

    當前量子計算的挑戰,在於只能在接近冰點的溫度下才能真正發揮作用,不過英特爾正試圖改變這種狀況。

    控制晶片是為在極低溫度下實現控制而邁出的重要一步,因其能夠適應裝有量子計算機的冷藏箱、避免了需要打理數百根線纜的麻煩。

    當前,量子研究人員正在使用基於複雜控制和互連機制的小型定製設計系統,來處理少量的量子位元(qubit),但英特爾的 Horse Ridge 極大地化解了這種複雜性。

    英特爾實驗室量子硬體總監 Jim Clarke 在一份宣告中稱,想要構成一套實用的量子計算系統,需要將量子位元擴充套件到數千個。

    而英特爾正在推動量子計算向著實際商用而努力,並且取得了持續的進步。

    【2018 年 7 月資料圖,英特爾量子硬體部門主管 Jim Clarke 在位於代爾夫特理工大學的 QuTech 量子計算實驗室,手持擁有 49 個量子位元的測試晶片。(圖自:Tim Herman / Intel)】

    最後,英特爾在 ISSCC 論文中強調了三項關鍵技術(可擴充套件性、保真度、以及靈活性)的細節。

    (1)可擴充套件性方面:整合式 SoC 設計採用了 22nm FinFET 低功耗 CMOS 技術實現,可將四個射頻(RF)通道整合到單個裝置中。

    藉助‘頻分複用’技術,每通道最多可控制 32 個量子位元。這項技術將可用的總頻寬劃分為一系列不重疊的頻帶,每個頻帶均可承載單獨的訊號。

    透過這四個通道,Horse Ridge 能讓單個裝置控制多達 128 個量子位元,從而大幅減少了此前所需的電纜和機架儀器的數量。

    (2)保真度方面:量子位元數的增加,會引發與量子系統容量和執行等相關的其它問題,尤其是保真度與效能的下降。

    在 Horse Ridge 的開發過程中,英特爾優化了多路複用技術,使系統能伸縮並減少‘相移’(phase shift)導致的錯誤。

    當以不同的頻率控制諸多量子位元時,就會發生這種現象,導致量子位元之間的串擾。

    工程師可以高精度地調節晶片利用的各種頻率,使量子系統能夠適應和自動校正透過同一條 RF 線來控制多個量子位元時的相移,從而提高量子位元門的保真度。

    (3)靈活性方面:Horse Ridge 能夠覆蓋相當寬的頻率範圍,從而控制超導量子位元(transmons)和自旋量子位元(spin qubits)。

    Transmon 通常在 6-7 GHz 左右執行,Spin Qubits 則是 13-20 GHz 左右。

    英特爾正在研究可在 1 開爾文溫度下執行的自旋量子位元,為整合矽自旋量子位元器件和 Horse Ridge 的低溫控制部件鋪平了道路。

    如此一來,該公司能夠打造一套獨特的解決方案,在一個精簡的封裝中納入量子位元和相關控制元件。

    據悉,英特爾和 QuTech 計劃在太平洋時間週二下午(13:30)的 ISSCC 會議上發表有關該主題的論文。

  • 中秋節和大豐收的關聯?
  • 離婚究竟能解決哪些問題?