如果樓主問的是部件的一個單元能表示的狀態的話,其實在計算機的某些應用上已經在應用著四進位制、八進位制。比如在計算機網路傳輸上,在波特率(硬體產生的電訊號變化次數)不變得基礎上,可以透過多電平方式提高傳輸效率如圖,同波特率基礎上,使用兩個訊號電平的系統在單位時間內只能傳送1個bit,但是使用兩個訊號電平的系統在單位時間內就能傳送2個bit。位元率=波特率*[log2(電平數)]。在儲存方面,目前正在逐漸流行的SSD(固態硬碟)絕大多數也是使用著MLC(multi-level cell)技術,即一個儲存單元儲存2bit單位的資料。個別無良心廠商(我不是在說三桑- 0 -)會使用所謂的3bit MLC,即TLC技術(trinary-level cell),每個儲存單元儲存3bit單位的資料。市面上也有速度、可靠性上都要高上一大截的SLC(single-level cell)技術的SSD,但因為價格原因沒有普及開來。但要注意到,網路傳輸中使用的電平數越多,在傳輸中出錯的機率也就越大,對接收方的靈敏度要求也會大大提高,要使用CRC等各種校驗方式確認資料無誤。資料儲存中,隨著單個單元狀態個數的增加,傳輸速度和可重複擦寫次數都會大大降低(slc,mlc,tlc之間傳輸速度相差幾十倍,可重複擦寫次數相差幾百倍)。目前使用非二位元單元的多是資料儲存,傳輸裝置。對於處理器,誠然,大於二進位制可以提高其內部資訊儲存密度和同樣波特率下的位元傳輸率。但cpu對資料的傳輸速度,傳輸可靠性,運算簡潔性的要求都很高。目前cpu的主要部件還是各種邏輯運算器而不是儲存器,而二進位制下的各種邏輯運算器目前最為簡潔高效可靠。二進位制的高速、穩定能滿足傳輸可靠,運算簡潔的要求。而為了提高傳輸速度,多采用並行、多級快取等其他方法。對10進位制的部件不太清楚,不過我想大部分裝置的單元儲存位元應該還是二的次冪的,畢竟cpu的架構擺在那,8進位制、16進位制還是要比10進位制方便不少。
如果樓主問的是部件的一個單元能表示的狀態的話,其實在計算機的某些應用上已經在應用著四進位制、八進位制。比如在計算機網路傳輸上,在波特率(硬體產生的電訊號變化次數)不變得基礎上,可以透過多電平方式提高傳輸效率如圖,同波特率基礎上,使用兩個訊號電平的系統在單位時間內只能傳送1個bit,但是使用兩個訊號電平的系統在單位時間內就能傳送2個bit。位元率=波特率*[log2(電平數)]。在儲存方面,目前正在逐漸流行的SSD(固態硬碟)絕大多數也是使用著MLC(multi-level cell)技術,即一個儲存單元儲存2bit單位的資料。個別無良心廠商(我不是在說三桑- 0 -)會使用所謂的3bit MLC,即TLC技術(trinary-level cell),每個儲存單元儲存3bit單位的資料。市面上也有速度、可靠性上都要高上一大截的SLC(single-level cell)技術的SSD,但因為價格原因沒有普及開來。但要注意到,網路傳輸中使用的電平數越多,在傳輸中出錯的機率也就越大,對接收方的靈敏度要求也會大大提高,要使用CRC等各種校驗方式確認資料無誤。資料儲存中,隨著單個單元狀態個數的增加,傳輸速度和可重複擦寫次數都會大大降低(slc,mlc,tlc之間傳輸速度相差幾十倍,可重複擦寫次數相差幾百倍)。目前使用非二位元單元的多是資料儲存,傳輸裝置。對於處理器,誠然,大於二進位制可以提高其內部資訊儲存密度和同樣波特率下的位元傳輸率。但cpu對資料的傳輸速度,傳輸可靠性,運算簡潔性的要求都很高。目前cpu的主要部件還是各種邏輯運算器而不是儲存器,而二進位制下的各種邏輯運算器目前最為簡潔高效可靠。二進位制的高速、穩定能滿足傳輸可靠,運算簡潔的要求。而為了提高傳輸速度,多采用並行、多級快取等其他方法。對10進位制的部件不太清楚,不過我想大部分裝置的單元儲存位元應該還是二的次冪的,畢竟cpu的架構擺在那,8進位制、16進位制還是要比10進位制方便不少。