射頻電路的佈線要考慮到阻抗匹配,EMI 和EMC的要求。
射頻電路佈線不能像一般低頻電路的設計那樣,只要保證電流的要求就任意的定義走線的寬度,也不能走線時可以任意的穿越參考層。同時要保證自己不向外輻射不必要和超標的訊號,也要保證自己不受外部訊號的干擾。
射頻走線要保證阻抗匹配。在射頻電路中,走線不單純是一個連線線,同時也是一個期間。它如果和輸入阻抗相匹配,那麼整個電路中的插入損耗就會比較低。反之不但損耗很大,而且會造成射頻效能指標的下降。比如說對於PA的輸出來說,匹配不好,那麼對於諧波和輸出的效能,一般來說EVM會比較差,就會影響輸出訊號的質量。
那麼在佈線中如何保證阻抗匹配呢,這就要用到了阻抗計算軟體了。大家可以參考我在https://www.toutiao.com/a7018906249328771615/?log_from=3ec5dd3b11ad7_1635688618842,《硬體工程師設計大合集中》中所列的阻抗計算軟體來計算。計算阻抗的時候要搞清楚你用的是什麼模型,是微帶線,還是共面波導,這都會影響你的阻抗計算。在差分射頻線的阻抗計算中,除了要保證阻抗意外,那些差分線的注意要點尤其要保證,比如說等長,等寬。
另外,射頻走線的下方一定要有一個完整的參考平面。如果射頻走線的下方被任意的線所分割,那麼射頻走線的阻抗也是不連續的。一定要儘量避免這種情況的出現。
總之,射頻走線一定要注意阻抗的連續性。如果阻抗不連續,那麼也很容易出現射頻的干擾出現。
射頻電路的佈線要考慮到阻抗匹配,EMI 和EMC的要求。
射頻電路佈線不能像一般低頻電路的設計那樣,只要保證電流的要求就任意的定義走線的寬度,也不能走線時可以任意的穿越參考層。同時要保證自己不向外輻射不必要和超標的訊號,也要保證自己不受外部訊號的干擾。
射頻走線要保證阻抗匹配。在射頻電路中,走線不單純是一個連線線,同時也是一個期間。它如果和輸入阻抗相匹配,那麼整個電路中的插入損耗就會比較低。反之不但損耗很大,而且會造成射頻效能指標的下降。比如說對於PA的輸出來說,匹配不好,那麼對於諧波和輸出的效能,一般來說EVM會比較差,就會影響輸出訊號的質量。
那麼在佈線中如何保證阻抗匹配呢,這就要用到了阻抗計算軟體了。大家可以參考我在https://www.toutiao.com/a7018906249328771615/?log_from=3ec5dd3b11ad7_1635688618842,《硬體工程師設計大合集中》中所列的阻抗計算軟體來計算。計算阻抗的時候要搞清楚你用的是什麼模型,是微帶線,還是共面波導,這都會影響你的阻抗計算。在差分射頻線的阻抗計算中,除了要保證阻抗意外,那些差分線的注意要點尤其要保證,比如說等長,等寬。
另外,射頻走線的下方一定要有一個完整的參考平面。如果射頻走線的下方被任意的線所分割,那麼射頻走線的阻抗也是不連續的。一定要儘量避免這種情況的出現。
總之,射頻走線一定要注意阻抗的連續性。如果阻抗不連續,那麼也很容易出現射頻的干擾出現。