用於實現 CoreScore記錄的高階 Xilinx Virtex UltraScale+ VCU128 FPGA
透過將6000個RISC-V - SERV核心和賽靈思(Xilinx)最強大的FPGA設計之一——VCU128板組合在一起,實現了RISC-V 核心最密集排列的新世界紀錄(由CoreScore基準測試測量)。
該基準測試模擬了可以在單片矽片上部署多少個 SERV 核心,而賽靈思的 Virtex UltraScale+ VCU128 FPGA透過其內部重新配置可以容納多達6,000 個 SERV 核心。之前的記錄保持者是賽靈思的VCU118,共有 5,087 個Risc-v核心。
我們知道FPGA(Field-Programmable Gate Array,現場可程式設計門陣列)是一種獨特的硬體,因為它只有很少的固定功能元件。相反,它們被構建為可動態/現場程式設計,構造出硬體邏輯。這本質上允許FPGA成為我們擁有的最接近自適應處理電子裝置,根據手頭的工作負載隨時變化。
這些核心並不是你在Intel或AMD的最佳遊戲cpu上所能找到的;它們是精簡的、基本的位序列工作單元,包括儘可能少的無關功能。這種方法將每個核心所佔用的晶片空間最小化。該設計透過工作負載並行化來實現高效能,而不是透過提升每個核心明顯的處理工作量。
賽靈思表示VCU128FPGA使用了98.5%的查詢表(和100%的塊RAM),這已經接近了此款FPGA的最大值。
最新評論